Menu

Marwa SRIDI

GIF SUR YVETTE

En résumé

Mes compétences :
VHDL
SystemC
PC Hardware
Microsoft Windows
Matlab
Linux
Java
FORTRAN
C Programming Language
Journals
Apache Subversion
MPI
Likwid
XKAAPI
OpenMP
Gprof
SVN

Entreprises

  • Neoteckno - Ingénieur R&D en HPC

    2016 - maintenant Ingénieur R&D en HPC.
    Formateur HPC (programmation parallèle, architecture GPU, XeonPhi et multiprocesseur)
  • CEA Saclay - Doctorante en calcul haute performance

    Gif-sur-Yvette 2013 - 2016 Thèse de doctorat en cours de préparation au CEA de Saclay en Collaboration avec l’INRIA de Grenoble.
    Sujet: Parallélisme et équilibrage dynamique dans un contexte de couplage d’algorithmes en dynamique rapide de fluides et de structures.
  • CEA Saclay - Ingénieur

    Gif-sur-Yvette 2013 - maintenant Ingénieur chercheur au laboratoire d'études dynamiques au CEA Saclay en partenariat avec l'équipe
    Multiprogrammation et Ordonnancement pour les Applications Interactives de Simulation (MOAIS) (INRIA
    (3 ans) Grenoble)
    Travaux mis en œuvre:
    - Implémentation de la bibliothèque de programmation parallèle XKAAPI dans le code EUROPLEXUS. ;
    - Parallélisme à mémoire partagée avec le standard OpenMP. ;
    - Optimisation de l'utilisation de la mémoire cache dans les architectures NUMA pour le code EUROPLEXUS. ;
    - Implémentation d'une stratégie de parallélisme hiérarchique basée sur un équilibrage dynamique de charge
    par vol de travail.
    - Gestion de la fréquence sur les architectures multiprocesseurs multi-cœurs. ;
    - Communications scientifiques :
    - Publication à COMPAS'14 (https://hal.inria.fr/hal-01020500) ;
  • CEA Saclay - Ingénieur

    Gif-sur-Yvette 2013 - 2016 Ingénieur chercheur au laboratoire d'études dynamiques au CEA Saclay en partenariat avec l'équipe
    Multiprogrammation et Ordonnancement pour les Applications Interactives de Simulation (MOAIS) (INRIA
    (3 ans) Grenoble)
    Travaux mis en œuvre:
    - Implémentation de la bibliothèque de programmation parallèle XKAAPI dans le code EUROPLEXUS. ;
    - Parallélisme à mémoire partagée avec le standard OpenMP. ;
    - Optimisation de l'utilisation de la mémoire cache dans les architectures NUMA pour le code EUROPLEXUS. ;
    - Implémentation d'une stratégie de parallélisme hiérarchique basée sur un équilibrage dynamique de charge
    par vol de travail.
    - Gestion de la fréquence sur les architectures multiprocesseurs multi-cœurs. ;
    - Communications scientifiques :
    - Publication à COMPAS'14 (https://hal.inria.fr/hal-01020500) ;
    - Publication à ICCS'2016
  • CEA Saclay - Ingénieur

    Gif-sur-Yvette 2013 - 2013 chercheur au laboratoire d'études dynamiques au CEA Saclay en partenariat avec l'équipe
    (3 ans) Multiprogrammation et Ordonnancement pour les Applications Interactives de Simulation (MOAIS) (INRIA
    Grenoble)
    Travaux mis en oeuvre:
    Implémentation de la bibliothèque de programmation parallèle XKAAPI dans le code EUROPLEXUS.
    Parallélisme à mémoire partagée avec le standard OpenMP.
    Optimisation de l'utilisation de la mémoire cache pour le code EUROPLEXUS.
    Implémentation d'une stratégie de parallélisme hiérarchique basée sur un équilibrage dynamique de
    charge.
    Communications scientifiques : Publication à COMPAS'14 (https://hal.inria.fr/hal-01020500)

Formations

  • L'Université Joseph Fourrier De Grenoble

    Grenoble 2013 - maintenant Doctorat
  • Université Joseph Fourrier

    Saclay 2013 - 2016 Doctorat
  • Université Joseph Fourrier

    Grenoble 2013 - 2016 Doctorat
  • Ecole Nationale D’Ingénieurs De Sousse (ENISo) (Sousse)

    Sousse 2010 - 2012 Ingénieur en electronique industrielle
  • Ecole Nationale D'Ingenieurs De Sousse (Sousse)

    Sousse 2009 - 2012 Diplôme d'ingénieur en électronique industrielle

    Spécialité : Conception des circuits intégrés
  • Ecole Nationale D'Ingenieurs De Sousse (Sousse)

    Sousse 2009 - 2012 Diplôme d'ingénieur en électronique industrielle

    Spécialité : Conception des circuits intégrés
  • Ecole Nationale D'Ingenieurs De Sousse (Sousse)

    Sousse 2009 - 2012 Diplôme d'ingénieur en électronique industrielle

    Spécialité : Conception des circuits intégrés

Réseau

Annuaire des membres :